当前位置: 首页 > news >正文

主存储器和cpu的链接

主存储器和cpu的链接

现在的cpu集成了mdr和mar

mar的地址主线指向了主存中数据所在的位置

mdr是数据总线,链接着数据控制读写

书上有图

现在的主存中一般包含着很多块的存储芯片

扩展的方法分为多种

增加主存的存储字长-位扩展

将各芯片的地址线(mar),片选控制线(cs)和读写控制线(we)与系统总线相应并联,各芯片的数据线单独引出,分别链接系统数据显,各芯片同时工作

![image-20250909213951234](/Users/tusier/Library/Application Support/typora-user-images/image-20250909213951234.png)

如图我们把八片8K x1位的存储芯片整合成了一个8K x 8位的存储器,容量为8KB

2.字扩展

而当芯片的字长和cpu所能处理的宽度相同,就不需要和刚才一样进行位扩展了,而是进行字扩展

将芯片的地址线与系统地址线的低位对应链接,芯片的数据线和读写控制线与系统总线相应并联,由系统地址线的高位译码得到各芯片的片选信号,各芯片分时工作

![image-20250909214906173](/Users/tusier/Library/Application Support/typora-user-images/image-20250909214906173.png)

由上图所示,因为并联了数据总线,当传输数据的时候,有可能发生冲突。于是我们使用译码器对芯片进行控制,上图就使用了一个2-4译码器,用于把输入的信号翻译,这样芯片就知道在收到哪些数据的时候可以进行读写

3 字位同时扩展

![image-20250909215931744](/Users/tusier/Library/Application Support/typora-user-images/image-20250909215931744.png)

http://www.hskmm.com/?act=detail&tid=369

相关文章:

  • 7. LangChain4j + 记忆缓存详细说明 - Rainbow
  • 英语_阅读_water protection team_待读
  • 滑动窗口(不与单调队列结合的总结)
  • Codeforces Round 1048 (Div 2)
  • 9.9未完成
  • 9.9日总结
  • 202205_宁波市赛_Cr4ck2
  • GitHub Copilot代码审查大升级!路径级指令+组织级规范,开发者效率再提升!
  • 20250909 GOJ 模拟赛
  • 在AI技术唾手可得的时代,挖掘新需求成为制胜关键——某知名语音识别框架需求洞察
  • SOS dp(高维前缀dp)
  • 英语_阅读_raise awareness about water conservation_待读
  • 自我介绍
  • MQ
  • 微信消息模版推送
  • [豪の学习笔记] 软考中级备考 基础复习#5
  • 自我介绍+软工五问
  • 02020212 .NET Core重难点知识12-服务定位器、.NET依赖注入示例
  • 三数之和-leetcode
  • apache详细配置
  • 9.8总结
  • 相似了
  • 在 AlmaLinux 9 使用 Podman 部署 Redis 7.4.5 并优化内核参数
  • 抖音批量视频下载工具源码C#源码|自动提取DY视频的软件工具
  • AI 检测:精准攻克米饭盒质检难题,赋能食品生产
  • 2025年9月北京中学集训随笔
  • 最新可用Docker镜像加速站点
  • 第一周作业
  • 基于调度场算法将中缀表达式转换为后缀表达式
  • 来此加密实现SSL证书自动申请+自动部署